Iniciou a prática criando uma entidade nomeado Somador no software QUARTUS II 13.0, especificando qual chip está sendo utilizado, no caso o EP2C35F672C6.

A partir disso, criou o primeiro arquivo em VHDL de mesmo nome que a entidade no qual foi colado um código padrão do software, no caso o unsigned adder e realizou-se alterações nele. No caso, o número de bits e o tipo de entradas, seguindo abaixo o arquivo utilizado:

```
-- Quartus II VHDL Template
-- Unsigned Adder
library ieee;
use ieee.std logic 1164.all;
use ieee.numeric std.all;
entity Somador is
      generic
             DATA WIDTH: natural:=4
      );
      port
                      : in std logic vector ((DATA WIDTH-1) downto 0);
             a
                      : in std logic vector ((DATA WIDTH-1) downto 0);
             result: out std logic vector ((DATA WIDTH-1) downto 0)
      );
end entity;
architecture rtl of Somador is
begin
      result <= std logic vector(unsigned(a) + unsigned(b));
end rtl;
```

O operador '+' da biblioteca numeric\_std apenas aceita operações com os tipos signed unsigned, natural e inteiro retornando apenas unsigned e signed, fazendo necessário o uso das funções conversoras para realizar a operação no final. Primariamente, converte os pinos de entrada para unsigned e, a seguir, converte o resultado da soma para vetor logico. Com isso, o funcionamento do código fica idêntico ao código anterior.

Simulado e atestado ausência de erros, verificou-se a esquematização do código em circuito pela opção RTL viewer e Technology Map Viewer. Segue abaixo as imagens:



Figura 1: Circuito Somador



Figura 2: Diagrama do circuito Somador

Seguiu-se para a criação do testbench, este chamado de tb\_Door\_opener e que irá definir os testes do projeto. Ele está descrito abaixo:

```
library IEEE;
use IEEE.STD LOGIC 1164.all;
entity tb somador is
end tb somador;
architecture teste of tb somador is
component Somador is
port ( a, b : in std logic vector(3 downto 0);
       result: out std logic vector(3 downto 0));
end component;
signal fio a, fio b, fio soma: std logic vector(3 downto 0);
begin
instancia somador: somador port map(a=>fio a,b=>fio b,result=>fio soma);
-- x nas próximas linhas: os vetores de bits estão expressos em base hexadecimal
fio_a \le x''0'', x''A'' after 20 ns, x''2'' after 40 ns, x''4'' after 60 ns;
fio b \le x''0'', x''4'' after 10 ns, x''3'' after 30 ns, x''1'' after 50 ns;
end teste;
```

Com ele, podemos simular o funcionamento do circuito através do software MULTISIM. Basta apenas indica o arquivo como testbench em simulation e começar a simulação em RTL. Irá abrir um gráfico de sinais com valores determinados pelo testbench e irá auxiliar na verificação da lógica.



Figura 3: Simulação Somador no Multisim

Caso esteja tudo correto, podemos enviá-lo para o FPGA primeiro definindo a pinagem no PIN PLANNER onde, com ajuda de uma tabela, iremos associar as entradas e saídas do programa com os pinos da placa. No caso, os pinos foram configurados do seguinte modo:

```
a[3] <= PIN_N25

a[2] <= PIN_N26

a[1] <= PIN_P25

a[0] <= PIN_AE14

b[3] <= PIN_AC13

b[2] <= PIN_C13

b[1] <= PIN_B13

b[0] <= PIN_A13

result[3] <= PIN_AE23

result[2] <= PIN_AF23

result[1] <= PIN_AB21

result[0] <= PIN_AC22
```



Figura 4: Pin Planner

Simulando novamente para verificação dos pinos, podemos enviar o projeto para o FPGA usando a função PROGRAMMER e o usb blaster.



Figura 5: Programmer